东芝巧妙加入桥接芯片:SSD速度、容量前所未见( 二 )

3、改进抖动(时钟或信号波形时间域的波动),桥接芯片中不再需要PLL电路(生成精确参考信号),同时利用CDR电路(始终数据恢复),降低功耗,缩小芯片面积。

东芝巧妙加入桥接芯片:SSD速度、容量前所未见

东芝目前的原型方案包含四颗桥接芯片,采用28nm CMOS工艺制造,所有桥接芯片和主控的速度都高达25.6Gbps,同时BER错误率低于10的负12次方。

相比之下,传统方案最高只能达到9.6Gbps,布线复杂度却高出2倍。

东芝表示,会继续深入相关工作,包括提升桥接芯片性能、缩小面积、降低功耗,最终将SSD的高速度、大容量带到前所未见的水平。

推荐阅读