电子工程师的电路设计工具( 六 )

IC设计软件

IC设计工具很多 , 其中按市场所占份额排行为Cadence、Mentor Graphics和Synopsys 。

1)设计输入工具:像Cadence的composer , viewlogic的viewdraw , 硬件描述语言VHDL、Verilog HDL是主要设计语言 , 许多设计输入工具都支持HDL 。 另外像Active—HDL和其它的设计输入方法 , 包括原理和状态机输入方法 , 设计 FPGA/CPLD的工具大都可作为IC设计的输入手段 , 如Xilinx、Altera等公司提供的开发工具 , Modelsim FPGA等 。

2)设计仿真工作:EDA工具的一个最大好处是可以验证设计是否正确 , 几乎每个公司的EDA 产品都有仿真工具 。

Verilog—XL、NC—verilog用于Verilog仿真 , Leapfrog 用于VHDL仿真 , Analog Artist用于模拟电路仿真 。 Viewlogic的仿真器有:viewsim门级电路仿真器 , speedwaveVHDL仿真器 , VCS— verilog仿真器 。 Mentor Graphics有其子公司Model Tech 出品的VHDL和Verilog双仿真器:Model Sim 。 Cadence、Synopsys用的是VSS(VHDL仿真器) 。 现在的趋势是各大EDA公司都逐渐用HDL仿真器作为电路验证的工具 。

推荐阅读